Lojik Devreler ve Tasarımı Sınavı PDF
Document Details
Tags
Summary
Bu belge, lojik devre tasarımı ve dijital elektronik konularında sorular içeren bir sınav belgesidir. Devre tasarımı, doğruluk tabloları, sayıcılar, kod çözücüler ve diğer ilgili konuları kapsamaktadır. Belgede sayısal mantık ve lojik kapılarla ilgili çeşitli sorulara yer verilmiştir.
Full Transcript
1. 2. 3. 4. 1. 2. Aşağıda verilen durum diyagramından durum tablosunu [yanına] yazın (20p) 3. 0-18 arasında ileri sayma işlemi yapacak olan sayıcı devresinde kaç adet flip-flop kullanılır, nasıl bulursunuz (20p)..................................
1. 2. 3. 4. 1. 2. Aşağıda verilen durum diyagramından durum tablosunu [yanına] yazın (20p) 3. 0-18 arasında ileri sayma işlemi yapacak olan sayıcı devresinde kaç adet flip-flop kullanılır, nasıl bulursunuz (20p)............................................................................................................................ 4. **Verilen diyagram hangi diziyi yakalar (10p)..................** 5. **1, 4, 5, 7** şeklinde sayan bir sayıcı tasarlayınız. Kullanılmayan durumlarda sayıcı 1'e ayarlanacak ve JK FF kullanılacaktır (40p) 6. Senkron Mod4 **geri** sayıcıyı D FF ile gerçekleştiriniz (3 2 1 0 şeklinde sayan). 7. 011010 dizisini yakalayan devrenin durum diyagramını çiziniz. 8. 9. Aşağıdaki nasıl bir sayıcıdır.......................... Q~A~ ve Q~B~ FF ların çıkışını çiziniz. 10. ![](media/image5.png)4 adet dc motor belirli aralıklar ile aşağıda verilen doğruluk tablosundaki sıralama ile çalıştırılacaktır. Devreyi T FF‟leri kullanılarak tasarlanır. 11. Aşağıda verilen durum diyagramından durum tablosunun elde edin- yanına çiziniz 12. ![](media/image9.png) 1. 2. ![](media/image11.png) 13. 0-18 arasında ileri sayma işlemi yapacak olan sayıcı devresinde kaç adet flip-flop kullanılır.....................\... 14. 4 adet seçme ucu ile seçilebilecek giriş sayısı aşağıdaki seçeneklerden hangisinde verilmiştir? A) 4 B) 8 C) 16 D) 2 15. Kod çözücüde 3 giriş varsa kaç çıkış bulunur? A)3 B)6 C)8 D)1 16. 17. **1, 4, 5, 7** şeklinde sayan bir sayıcı tasarlayınız. Kullanılmayan durumlarda sayıcı 1'e ayarlanacak ve JK FF kullanılacaktır (Başlangıçta FF çıkışlarının 0 konumunda olduğu kabul edilecek). (50p) 18. Senkron Mod-4 **geri** sayıcıyı D FF ile gerçekleştiriniz. (not: 3-2-1-0 şeklinde sayacak) (20p) 5. 6. 7. 8. 9. 10. 11. 12. a. Boolen cebri kullanarak sadeleştirin (10) b. Karnaugh haritaları kullanarak sadeleştirin (10) c. Maxterm biçimini yazınız (10) 1. 3 bitlik bir giriş için 5\'ten büyük değerleri bulan lojik devreyi tasarlayın. 2. **Üç bitlik bir sayının 2x+6 değerini bulan devreyi tasarlayın (30)** 3. Aşağıda verilen devrenin **Q çıkışını** yazınız ve **doğruluk tablosunu yanına** oluşturun. ![](media/image16.png) 4. [\$F\\left( a,b,c,d \\right) = \\sum\_{}\^{}{(1,3,5,6,12,13)}\$]{.math.inline} fonksiyonunun **a)** Karnaugh haritaları kullanarak sadeleştirin **b)** Maxterm biçimini yazınız 1. Aşağıda verilen devrenin **Q çıkışını** yazınız ve **doğruluk tablosunu** yanına oluşturun (10p) ![](media/image18.png) **........** 2. F=**ab'+a'b'c+b** ifadesini karno ile sadeleştirin (30p) 3. **[Üç bitlik] bir sayının 2x+6 değerini bulan devreyi tasarlayın (30p)** 4. 7-Segmentli display tasarımında "e" segmentine ait ifadeleri karno tabloları ile\ sadeleştirerek lojik devresini çiziniz (30p). 1. Iki bitlik bir sayının küpünü alan devreyi tasarlayın. 2. 7-Segmentli display tasarımında "e" segmentine ait ifadeleri karno tabloları ile sadeleştirerek lojik devresini çiziniz. 3. F(a,b,c,d)= (0,2,3,4,6,8,10,11) fonksiyonunu a) Karnaugh haritaları kullanarak sadeleştirin, b) Maxterm biçimini yazınız 4. F(a,b,c)=abc+a'b'+bc' fonksiyonunu, veri seçim uçlarını a ve b seçerek 4x1 mux ile gerçekleyerek lojik [devreyi çiziniz]. 1\. x1x0 iki bitlik bir sayıyı temsil etmektedir. y1y0 değişkenleri ise diğer iki bitlik bir sayıyı göstermektedir. x1, x0, y1, y0 değerlerini giriş olarak kullanan ve x1x0 ile y1y0 sayılarının eşit olduğu durumlarda çıkışın 1 olmasını sağlayan lojik devreyi Karnaugh haritası kullanarak tasarlayın. 2\. F = Σ(1,3,7,11,15) ve farketmez durumları d = Σ(0,2,5) olan bir fonksiyonu sadeleştirelim. 3\. Tam Toplayıcı (Full Adder - FA) devresinin sembolü ve doğruluk tablosunu çiziniz.\ 4. Üç bitlik bir sayının 2x+6 değerini bulan devreyi tasarlayalım. (doğruluk tablosu, çıkış eşitlikleri, devre) ![](media/image20.png) ![](media/image22.png) [Örnek:] Y = \[(A + B).C\] + D denkleminin lojik kapılı devresini çiziniz. https://320volt.com/wp-content/uploads/2013/11/loj/image020.jpg [Örnek:] ![https://320volt.com/wp-content/uploads/2013/11/loj/image030.jpg](media/image24.jpeg) denkleminin lojik kapılı devresini çiziniz. Mod-7 Senkron sayıcıyı J-K Flip-Flop kullanarak tasarlayınız. (çalışma tablosunu, Karnough, devre) https://320volt.com/wp-content/uploads/2013/11/loj/image032.jpg [Örnek: ]![https://320volt.com/wp-content/uploads/2013/11/loj/image066.jpg](media/image26.jpeg) https://320volt.com/wp-content/uploads/2013/11/loj/image068.jpg![https://320volt.com/wp-content/uploads/2013/11/loj/image072.jpg](media/image28.jpeg) b. https://320volt.com/wp-content/uploads/2013/11/loj/image070.jpg NOT: Boolean teoremleri gereğince yukarıdaki denkleme A.B.C eklenmesi sonucu değiştirmez. Bunun sebebi ise veya kapısına verdiğimiz girişin aynısından tekrar giriş vermemiz veya kapısının çıkışını değiştirmez. ![https://www.cizgi-tagem.org/wp-content/uploads/2014/02/digital12.png](media/image30.png)