Grille Final AMP Examination (PDF)

Document Details

AdequateRuthenium9490

Uploaded by AdequateRuthenium9490

Universitatea Națională de Știință și Tehnologie Politehnica București

2021

Tags

microprocessor computer architecture assembly language computer science

Summary

This is a Romanian exam paper from 2021, focusing on microprocessor concepts, such as addressing modes and instruction formats. The questions range from basic to more complex aspects.

Full Transcript

GRILE FINAL AMP (God have mercy) 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 15. 16. 17. 18. 19. 20. 21. 22. 23. 24. 25. 26. 27. 28. (toate) 29. 30. 31. 32. 33. 34. 35. 36. 37. 38. 39. 40. 41. 42. 43. 44. 45. 46. 47. 48. 49. 50. 51. 52....

GRILE FINAL AMP (God have mercy) 1. 2. 3. 4. 5. 6. 7. 8. 9. 10. 11. 12. 13. 14. 15. 16. 17. 18. 19. 20. 21. 22. 23. 24. 25. 26. 27. 28. (toate) 29. 30. 31. 32. 33. 34. 35. 36. 37. 38. 39. 40. 41. 42. 43. 44. 45. 46. 47. 48. 49. 50. 51. 52. 53. 54. 55. 56. 57. 58. 59. 60. 61. 62. 63. 64. 65. 66. 67. 68. 69. 70. 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Dashboard / Courses / 04. Electronică, Telecomunicaţii şi Tehnologia Informaţiei / Licenţă / Anul 2 / Semestrul 2 / Seria A / 04-ELECTRONICA-L-A2-S2-AMi-A / 30 August - 10 Septembrie / Examen Final - Etapa 1 - 6 Sept Started on Monday, 6 September 2021, 9:31 AM State Finished Completed on Monday, 6 September 2021, 9:59 AM Time taken 27 mins 33 secs Grade 9.00 out of 10.00 (90%) Question 1 Correct Mark 1.00 out of 1.00 Pentru următoarea instrucţiune a microprocesoarelor compatibile x86: MOV [BX+SI+10h], FFh destinaţia transferului se află implicit în: Select one: segmentul curent de date la adresa efectivă (BX) + (SI) + 10h  segmentul curent de stivă la adresa efectivă (BX) + (SI) segmentul curent de program segmentul suplimentar de date la adresa efectivă (BX) + (SI) + 12h segmentul curent de date la adresa efectivă 00FFh segmentul suplimentar de date la adresa efectivă 00FFh Răspunsul dumneavoastră este corect. https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 1/6 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Question 2 Correct Mark 1.00 out of 1.00 În programul executat de un microprocesor x86 apare instrucţiunea INT 20h. De la ce adrese va fi încărcat vectorul de întrerupere pentru această întrerupere software? Select one: 0h - 1h instrucţiunea INT nu poate fi folosită cu codul tip 20h 20h - 21h 4h - 7h 80h - 83h  80h - 81h Răspunsul dumneavoastră este corect. Question 3 Correct Mark 1.00 out of 1.00 La care dintre următoarele instrucţiuni se foloseşte adresarea în registru pentru cel de-al doilea operand? Select one or more: MOV SI, [BX] MOV [BX], SI  MOV DX, [DI + 10h] MOV AL, [BP + DI] MOV AL, DL  MOV AL, FFh Răspunsul dumneavoastră este corect. https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 2/6 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Question 4 Correct Mark 1.00 out of 1.00 Selectaţi toate afirmaţiile adevărate: Select one or more: Microprocesoarele RISC au, în general o dimensiune mai mare decât microprocesoarele CISC. Unitatea de control şi sincronizare este microprogramată la microprocesoarele RISC şi cablată la microprocesoarele CISC. Dezideratul microprocesoarelor RISC este CPI > 1, în timp ce pentru microprocesoarele CISC CPI = 1. Programele pentru microprocesoare RISC sunt în general mai scurte decât programele pentru microprocesoare CISC. Dimensiunea (formatul) instrucţiunilor este fixă la microprocesoarele RISC şi variabilă la microprocesoarele CISC.  Din punct de vedere cronologic, microprocesoarele RISC au fost concepute înaintea microprocesoarelor CISC. Răspunsul dumneavoastră este corect. Question 5 Correct Mark 1.00 out of 1.00 Un microprocesor compatibil x86 foloseşte o instrucţiune de adunare în care acumulatorul este un registru de date pe 16 biţi iar al doilea operand se află în memorie într-un segment de stivă. Care dintre următoarele instrucţiuni satisface aceste cerinţe: Select one: ADC AL, [BP + 4321h] ADD AX, 2A2Ah ADC DX, [SI + 2A2Ah] ADC BP, CX ADD DX, [BP + 2A2Ah]  ADD DH, [DI+4321h] Răspunsul dumneavoastră este corect. https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 3/6 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Question 6 Correct Mark 1.00 out of 1.00 Selectaţi toate afirmaţiile adevărate: Select one or more: Microprocesoarele RISC realizează operaţiile aritmetico-logice numai cu acumulator. Microprocesoarele RISC nu pot folosi registrele de uz general pentru a crea structuri de date de tip stivă sau coadă. Microprocesoarele RISC accesează memoria numai cu instrucţiuni aritmetico-logice. Microprocesoarele RISC au, în general, un singur set de registre logice. Microprocesoarele RISC pot transmite parametri de intrare către subprograme numai prin intermediul stivei. Microprocesoarele RISC folosesc tehnica benzii rulate în mod uniform şi sistematic.  Răspunsul dumneavoastră este corect. Question 7 Correct Mark 1.00 out of 1.00 Selectaţi toate afirmaţiile adevărate: Select one or more: Microprocesoarele RISC au instrucţiuni mai complexe decât microprocesoarele CISC. Microprocesoarele RISC au mai putine instrucţiuni decât microprocesoarele CISC.  Microprocesoarele RISC au mai puţine registre de uz general decât microprocesoarele CISC. Microprocesoarele RISC au mai multe moduri de adresare decât microprocesoarele CISC. Microprocesoarele RISC sunt mai puţin eficiente dpdv al energiei consumate decât microprocesoarele CISC. Microprocesoarele RISC au unitatea de control şi sincronizare mai flexibilă decât microprocesoarele CISC. Răspunsul dumneavoastră este corect. https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 4/6 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Question 8 Correct Mark 1.00 out of 1.00 Pentru următoarea instrucţiune a microprocesoarelor compatibile x86: MOV [BX+SI], AAh pe câţi biţi se realizează transferul şi unde se află implicit sursa transferului: Select one: 16 biţi; în segmentul suplimentar de date la adresa efectivă AAh 16 biţi; în segmentul suplimentar de date la adresa efectivă (BX) + (SI) 8 biţi; în segmentul curent de date la adresa efectivă (BX) + (SI) 8 biţi; în segmentul curent de date la adresa efectivă AAh 8 biţi; în segmentul curent de program  16 biţi; în segmentul curent de stivă la adresa efectivă (BX) + (SI) Răspunsul dumneavoastră este corect. Question 9 Incorrect Mark 0.00 out of 1.00 Ce valoare se va afla în registrul DI după execuţia următoarei secvenţe de instrucţiuni? mov DI, 2121h lodsb stosw Select one: 2123h  211Eh 2120h Nu se poate preciza valoarea finală a registrului DI pentru că nu se cunoaşte valoarea fanionului DF. 2125h 2122h Your answer is incorrect. https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 5/6 5/10/22, 9:59 PM Examen Final - Etapa 1 - 6 Sept: Attempt review Question 10 Correct Mark 1.00 out of 1.00 Un microprocesor de uz general foloseşte întreruperi vectorizate. Presupunem că: - adresarea memoriei este liniară şi memoria total adresabilă are 4 GB; - memoria este organizată pe octeţi; - codul primit de la port (tip) are 10 biţi. Dacă primul vector de întrerupere este stocat începând cu adresa 0H, care este dimensiunea tabelei cu vectori de întrerupere şi care este adresa vectorului de întrerupere pentru tip = 4. Select one: 512B la adresele 0Ch - 0Dh 4kB la adresele 10h - 13h  4kB la adresele 10h - 11h 256B la adresele 0Ch - 0Eh nu se poate preciza, nu sunt informaţii suficiente 1kB la adresele 10h - 13h Răspunsul dumneavoastră este corect. ◄ Examen Final - Etapa 2 Jump to... https://archive.curs.upb.ro/2020/mod/quiz/review.php?attempt=975872&cmid=346603 6/6 Dashboard / Courses / 04. Electronică, Telecomunicaţii şi Tehnologia Informaţiei / Licenţă / Anul 2 / Semestrul 2 / Seria A / 04-ELECTRONICA-L-A2-S2-AMi-A / 30 August - 10 Septembrie / Examen Final - Etapa 1 - 3 Sept Started on Friday, 3 September 2021, 9:00 AM State Finished Completed on Friday, 3 September 2021, 9:27 AM Time taken 26 mins 56 secs Grade 9.00 out of 10.00 (90%) Question 1 Correct Mark 1.00 out of 1.00 Un microprocesor CISC cu caractersicile precizate în capitolul 2 al cursurilor si capitolul 6 (Corneliu Burileanu), va executa o instrucţiune cu următoarea descriere formală: (A)

Use Quizgecko on...
Browser
Browser