Systèmes Logiques et Architecture Ordinateurs TD N°4
5 Questions
0 Views

Choose a study mode

Play Quiz
Study Flashcards
Spaced Repetition
Chat to lesson

Podcast

Play an AI-generated podcast conversation about this lesson

Questions and Answers

Quel est le nom de l'institut où se déroulent les travaux dirigés?

  • Institut Supérieur d'Informatique et de Gestion de Kairouan (correct)
  • Institut Supérieur d'Informatique et de Gestion de Tunis
  • Institut d'Informatique et de Technologie
  • Institut Technique de Kairouan
  • Qui est l'enseignant responsable des travaux dirigés?

  • Hicham ZRIBI
  • Ahmed KHALIL
  • Mohamed BEN AMOR
  • Ramzi AYADI (correct)
  • Quelle est l'année académique mentionnée pour les travaux dirigés?

  • 2022/2023
  • 2023/2024
  • 2025/2026
  • 2024/2025 (correct)
  • Quelle matière est abordée dans cette série de travaux dirigés?

    <p>Systèmes Logiques et Architecture des ordinateurs</p> Signup and view all the answers

    À quel niveau d'étude ces travaux dirigés sont-ils destinés?

    <p>1ère année Licences</p> Signup and view all the answers

    Study Notes

    Systèmes Logiques et Architecture des Ordinateurs - Série de Travaux Dirigés N°4

    • Exercice 1 - Mémoire et Périphériques
      • Un système comprend une mémoire morte (ROM) de 8 mégaoctets (Mib), une mémoire vive (RAM) de 8 Mib, et deux périphériques (P1 et P2).

      • P1 est adressable sur 8 kilo-octets (Kio), et P2 est adressable sur 4 Kio.

      • Les composantes sont connectées à un microprocesseur via des bus d'adresse (24 bits), de données (8 bits) et de commande.

      • La ROM est située à la plus petite adresse mémoire.

      • La RAM suit la ROM.

      • Ensuite viennent P1 puis P2.

      • Taille des bus d'adresse :

        • ROM : 20 bits d'adresse (1 mégaoctet)
        • RAM : 20 bits d'adresse (1 mégaoctet)
        • P1 : 13 bits d'adresse (8 kilo-octets)
        • P2 : 12 bits d'adresse (4 kilo-octets)
      • Bits de sélection pour le décodage :

        • A20 : ROM
        • A21 : RAM
        • A22 : P1
        • A23 : P2

    Exercice 2 - Architecture Van Neuman

    • Architecture Van Neuman: Les mémoires ont le même bus d'adresses et le même bus de données.

    • Mémoires de même capacité: Les deux mémoires (ROM et RAM) ont la même capacité.

    • Exemple de Calcul d'Adresse: La RAM1 a une adresse basse à 0000H et une adresse haute à 1FFFH.

    • Détermination des adresses:

      • Adresses des mémoires déduites de leur emplacement dans l'espace mémoire.
    • Schéma de décodage :

      • Les équations de sélection permettent de déterminer les bits d'adresse utilisés pour sélectionner chaque composant.

    Studying That Suits You

    Use AI to generate personalized quizzes and flashcards to suit your learning preferences.

    Quiz Team

    Related Documents

    TD Archi 2024-2025 PDF

    Description

    Ce quiz porte sur les systèmes logiques et l'architecture des ordinateurs, en se concentrant sur la mémoire, les périphériques et le microprocesseur. Vous explorerez des concepts tels que la mémoire morte, la mémoire vive, et les bits de sélection pour le décodage. Testez vos compétences sur des exercices pratiques pour renforcer votre compréhension.

    More Like This

    Computer Memory Systems
    46 questions

    Computer Memory Systems

    ManageableSatire avatar
    ManageableSatire
    Computer Architecture Overview
    55 questions
    Use Quizgecko on...
    Browser
    Browser