SAYISAL MANTIK TASARIMI-5 (1) PDF

Summary

These lecture notes cover combinational logic circuits, including comparators, adders, and subtractors. The lecture notes provide examples and explanations of different logic gates, including their functions and applications.

Full Transcript

Bileşik (Kombinasyonel) Lojik Devreler, Karşılaştırıcı, Toplayıcı ve Çıkarıcı Bileşik (Kombinasyonel) Lojik Devreler Sayısal sistemlerdeki lojik devreler bileşik (kombinasyonal) ya da ardışıl olabilir. Bir bileşik devrede çıkışlar devreye uygulanan o anki girişlere bağlıdır....

Bileşik (Kombinasyonel) Lojik Devreler, Karşılaştırıcı, Toplayıcı ve Çıkarıcı Bileşik (Kombinasyonel) Lojik Devreler Sayısal sistemlerdeki lojik devreler bileşik (kombinasyonal) ya da ardışıl olabilir. Bir bileşik devrede çıkışlar devreye uygulanan o anki girişlere bağlıdır. Bileşik bir lojik devre bir Boole fonksiyonlar kümesi ile mantıksal olarak belirli bir bilgi işleme operasyonunu gerçekleştirir. Ardışıl devrelerde lojik kapılara ek olarak bellek elemanları kullanılır. Çıkışlar girişler ve bellek elemanının durumlarının bir sonucudur. Bellek elemanlarının durumları ise önceki girişlerin bir fonksiyonudur. Bu nedenle ardışıl devre çıkışları yalnız mevcut girişlere değil, aynı zamanda geçmiş girişlere de bağlıdır. Bileşik Lojik Devreler Giriş değişkenlerinin değeri, 2n sayıda farklı ikili giriş kombinasyonundan birisi olabilir ve her bir giriş kombinasyonu için yalnızca bir çıkış kombinasyonu mevcuttur. Çok farklı uygulama alanları bulunan bileşik mantık devreleri aşağıdaki şekilde gruplandırılabilir; 1. Kıyaslama ve Aritmetik İşlem Devreleri: Karşılaştırıcı (Comparator), Toplayıcı(Adder), Çıkarıcı (Substractor), Çarpıcı (Multiplier) 2. Kodlama Devreleri: Kodlayıcı(Encoder), Kod çözücü (Decoder), Kod değiştirici / çevirici (Code converter) 3. Çoklayıcı Devreler (Multiplexer) Veri seçiciler(Data selector) 4. Azlayıcı Devreler (Demultiplexer), Veri dağıtıcılar(Data distributor) Bileşik Lojik Devrelerin Tasarım Yöntemi 1. Problem genellikle sözle tanımlanır 2. Mevcut giriş ve çıkış değişkenlerinin sayısı belirlenir. 3. Giriş ve çıkış olarak kullanılacak değişkenlere harf sembolleri atanır. 4. Giriş ve çıkış değişkenleri arasındaki ilişkiyi belirleyen doğruluk tablosu oluşturulur. 5. Her bir çıkış için uygun Boole fonksiyonu yazılır. 6. Elde edilen Boole fonksiyonları sadeleştirilir. 7. Lojik devre çizilir. Karşılaştırma Devreleri A1 A0 ve B1 B0 olarak verilen 2 bitlik iki sayının birbirine eşit, küçük ve büyük olduğunu bulan bileşik devrenin tasarımı (2-Bitlik Genlik Karşılaştırıcı) m A1 A0 B1 B0 A>B A=B A

Use Quizgecko on...
Browser
Browser