MP - Apunte U1 V o F
29 Questions
3 Views

Choose a study mode

Play Quiz
Study Flashcards
Spaced Repetition
Chat to Lesson

Podcast

Play an AI-generated podcast conversation about this lesson

Questions and Answers

¿Cuál es la razón principal por la que se utiliza la RAM dinámica en la memoria principal?

  • Por su capacidad de ser utilizada en la memoria caché
  • Por su alta velocidad de acceso
  • Por su capacidad de evitar la pérdida de información en cada lectura
  • Por su bajo coste por bit (correct)

¿Cuántos transistores se utilizan por bit en la RAM estática?

  • 1 transistor
  • 8 transistores
  • 6 transistores (correct)
  • 2 transistores

¿Qué debe hacerse entre un acceso y otro en la RAM dinámica?

  • Se debe reducir el coste por bit
  • Se debe borrar la información
  • Se debe aumentar la velocidad de acceso
  • Se debe refrescar el contenido (correct)

¿Cómo se organizan las celdas o bits en un chip DRAM?

<p>Como una matriz de filas y columnas (A)</p> Signup and view all the answers

¿Qué se envía el controlador de memoria para acceder a una determinada celda en un chip DRAM?

<p>La dirección de la fila y la columna correspondiente (A)</p> Signup and view all the answers

¿Cuál es el objetivo principal en el diseño de la SRAM?

<p>La capacidad y la velocidad (B)</p> Signup and view all the answers

¿Cuál es el principal inconveniente de la memoria RAM dinámica?

<p>La necesidad de refrescarse continuamente (C)</p> Signup and view all the answers

¿Qué es el ancho de banda en el contexto de la memoria?

<p>El número de bits que se transmiten por unidad de tiempo (B)</p> Signup and view all the answers

¿Cuál es la relación entre la latencia y el acceso a la memoria?

<p>La latencia es variable debido al refresco periódico (B)</p> Signup and view all the answers

¿Cuál es la fórmula para calcular la latencia real en una RAM?

<p>CL / MHz * 2000 (A)</p> Signup and view all the answers

¿Cuál es el propósito de los controladores de memoria?

<p>Realizar el refresco periódico de la memoria (C)</p> Signup and view all the answers

¿Qué se puede ver en un acceso con CPU-Z o AIDA64 a un PC?

<p>La latencia de la memoria y de cada cache (C)</p> Signup and view all the answers

¿Cuál es el tiempo dedicado exclusivamente a la transmisión de los bits?

<p>Tiempo de acceso (D)</p> Signup and view all the answers

¿Por qué un acceso a memoria no puede arrancarse inmediatamente en cualquier momento?

<p>Por la naturaleza propia de las DRAM (A)</p> Signup and view all the answers

¿Qué se establece después de establecer las direcciones RAS y CAS?

<p>La señal de arranque de la transmisión (B)</p> Signup and view all the answers

¿Cuál es el propósito del tiempo de refresco en las DRAM?

<p>Refrescar el contenido de la memoria (C)</p> Signup and view all the answers

¿Qué es el tiempo de ciclo?

<p>El tiempo de acceso más el tiempo de refresco (B)</p> Signup and view all the answers

¿Cómo fluyen los datos según la pirámide de memorias?

<p>Desde el disco duro hasta el núcleo de procesamiento (D)</p> Signup and view all the answers

¿Cuántos pines tienen las últimas versiones de DDR2 y DDR3?

<p>240 (A)</p> Signup and view all the answers

¿Quién es el autor del libro 'Computer Organization and Design'?

<p>D.A.PATTERSON (D)</p> Signup and view all the answers

¿Qué es el nombre de la universidad donde se dictó el curso de Arquitectura de Computadores?

<p>Universidad Politécnica de Madrid (C)</p> Signup and view all the answers

Cuál es la importancia de la cache L3 en un procesador?

<p>Puede afectar significativamente el rendimiento del procesador, sobre todo con múltiples programas abiertos (C)</p> Signup and view all the answers

¿Cuál es el nombre del curso donde se aborda la Arquitectura de Computadores?

<p>ICarq_com (C)</p> Signup and view all the answers

¿Cuál es la razón principal de la brecha entre la velocidad de los procesadores y la memoria DRAM?

<p>La división de la industria de los semiconductores en dos campos: microprocesadores y memorias (B)</p> Signup and view all the answers

¿Qué es lo que más afecta el rendimiento de un procesador?

<p>El tamaño de la cache L3 (D)</p> Signup and view all the answers

¿Quién es el coautor del libro 'Computer Architecture. A quantitative Approach'?

<p>J.L.HENNESSY (B)</p> Signup and view all the answers

¿Cuál es el problema principal que se está abriendo entre la tecnología de los procesadores y la memoria DRAM?

<p>La brecha entre la velocidad de los procesadores y la memoria DRAM (B)</p> Signup and view all the answers

¿Qué es lo que se está desarrollando en direcciones diferentes en la industria de los semiconductores?

<p>La tecnología de los microprocesadores y las memorias (D)</p> Signup and view all the answers

¿Por qué es importante considerar la cache L3 al momento de elegir un procesador?

<p>Porque puede afectar significativamente el rendimiento del procesador (D)</p> Signup and view all the answers

More Like This

Understanding RAM Technology
12 questions
Computer Hardware: Random Access Memory (RAM)
30 questions
Computer Memory Quiz
9 questions

Computer Memory Quiz

FlawlessAccordion9775 avatar
FlawlessAccordion9775
Mémoire vive (RAM) - Quiz sur la technologie
16 questions
Use Quizgecko on...
Browser
Browser